Sedan syntes började ersätta schemainmatning i slutet av 80-talet, har Verilog och VHDL dominerat marknaden för digitala hårdvarubeskrivande språk. I slutet av 90-talet fick både Verilog och VHDL tillägg för att modellera analoga och mixed-signal-funktioner. Båda språken har sina för- och nackdelar och man kan fråga sig om någon av dessa nackdelar motiverar ett nytt hårvarubeskrivande språk? Svaret på den frågan kommer antagligen att bli nej. Något egentligt behov av ett nytt hårdvarubeskrivande språk finns inte, men däremot ett stort behov av ett språk som stöder systemkonstruktion, SystemC.